LPDDR5命令的时长为一个时钟周期,其定义基于时钟上升沿(R1)的CS状态、时钟上升沿(R1)和下降沿(F1)的CA[6:0]状态。需注意,某些操作(如激活、模式寄存器写入或WCK2CK同步(WS_RD、WS_WR、WS_FS))需要两个命令才能启动。“V”表示“H”或“L”(定义的逻辑电平),“X”表示无关紧要,在此情况下CK_t、CK_c和CA[6:0]可以被置空。
激活-1指令必须紧接激活-2指令执行。在激活-1与激活-2指令之间,仅允许执行CAS、写入、掩码写入、读取及预充电(至不同BANK)等指令。激活-1与激活-2指令之间的最大时间间隔为8个时钟周期。激活-1指令必须优先发出,之后才能发出激活-2指令。当激活-1指令发出后,必须在发出下一个激活-1指令前执行激活-2指令。
预充电或刷新命令期间出现的“高”电平(AB HIGH)表明该命令必须应用于所有存储器阵列,且存储器阵列地址无关紧要。
在写入、掩码写入或读取命令期间,AP “HIGH”状态表示将对相关存储器组执行自动预充电。CAS命令仅在以下情况下需要:当这些命令的低功耗功能(DC0-3或 WRX / WXSA / WXSB)被启用、读取操作的突发起始地址(B3)不为零、或目标设备应用了WCK2CK同步(WS_RD、WS_WR)或快速同步(WS_FS)。
CAS操作数(DC0-3、 WRX / WXSA / WXSB 和B3)仅在紧随写入或读取操作后有效。若存在CAS-快速同步(WS_FS=“H”且WS_WR=“L”且WS_RD=“L”)或CAS-同步关闭(WS_FS=“H”且WS_WR=“H”且WS_RD=“H”),其他CAS操作数(DC0-3、 WRX 、 WXSA 、 WXSB 、B3)应设为“LOW”。有效的DC0-3或 WRX / WXSA / WXSB 操作数可与WCK2CK同步(WS_WR=“H”、WS_RD=“L”、WS_FS=“L”)同时发出。有效的B3操作数可与WCK2CK同步(WS_RD=“H”、WS_WR=“L”、WS_FS=“L”)同时发出。 WRITE32(带BL32写入)命令仅在BG/16B模式下有效。写入命令在8B模式下为WR,在BG/16B模式下为WR16。